14.1 基于FPGA的设计-万年历
上一节
下一节
14.1 基于FPGA的设计-万年历
一、设计要求:
二、设计电路:
1.包含各计数器sy13_2countxxbcd、各计数器时钟选择电路mux2、调整电路li7_11、闰年计算runnian、月计数判断li4_13的设计(参考4.3.6.3【例4-13】拓展讲解),下图电路没有星期计数功能,自行添加。
2.生成总电路如下,自行添加分频电路,参考实验七的任务1,把DE2开发板上的时钟50MHZ(引脚分配为PIN_N2)分频成1HZ;添加7447的数码管显示译码器;分配引脚,下载DE2,进行调试。
3.计数功能仿真结果分析,end time设置为10毫秒。
4.请同学们模仿上述仿真方法,仿真预置初值的功能。
三、电路调试:
把设计结果下载到DE2中进行电路调试,万年历初值预置为当前时间,观察调试结果。

