目录

  • 1 引言
    • 1.1 课程导论
  • 2 第一章 数制和码制
    • 2.1 1.1 数制
      • 2.1.1 1.1.1 几种常用的数制
      • 2.1.2 1.1.2 各种进制相互转换
      • 2.1.3 1.1.3 二进制算数运算规则及正负数表示方法
      • 2.1.4 1.1.4 二进制数的原码、反码、补码
      • 2.1.5 1.1.5 二进制补码运算
      • 2.1.6 数制知识点练习
    • 2.2 1.2  码制
      • 2.2.1 章节测验
      • 2.2.2 第一章答疑
  • 3 第二章 逻辑代数基础
    • 3.1 2.1 逻辑代数的基本概念和运算规则 (上)概述
      • 3.1.1 2.1.1 逻辑代数的三种基本运算
      • 3.1.2 2.1.2 逻辑函数的描述方式及相互转化
    • 3.2 2.2 逻辑代数的基本概念和运算规则(下)
      • 3.2.1 2.2.1 逻辑代数的公理和基本公式,常用公式
      • 3.2.2 2.2.2 逻辑代数的基本定理-代入,反演,对偶
    • 3.3 2.3 逻辑函数的公式化简法 概述
      • 3.3.1 2.3.1 逻辑函数的最简形式和最简规则
      • 3.3.2 2.3.2 逻辑函数常用的公式化简法
      • 3.3.3 2.3.3 逻辑函数形式的变换
    • 3.4 2.4 逻辑函数的卡诺图表示
      • 3.4.1 2.4.1逻辑函数的最小项之和
      • 3.4.2 2.4.2 逻辑函数的最大项之积
      • 3.4.3 2.4.3最小项和最大项之间的关系
      • 3.4.4 2.4.4卡诺图定义及其特点
      • 3.4.5 2.4.5 逻辑函数的卡诺图表示
    • 3.5 2.5逻辑函数的卡诺图化简法
      • 3.5.1 2.5.1卡诺图化简逻辑函数的基本性质
      • 3.5.2 2.5.2用卡诺图求最简与或表达式
      • 3.5.3 2.5.3 无关项及其在化简中的应用
    • 3.6 第二章作业答疑
    • 3.7 章节测验
  • 4 第三章 门电路
    • 4.1 3.1 门电路概述
    • 4.2 3.2 半导体二极管门电路
    • 4.3 3.3 TTL门电路
      • 4.3.1 3.3.1双极型三极管的开关特性
      • 4.3.2 3.3.2 TTL反相器的电路结构和工作原理
      • 4.3.3 3.3.3 TTL反相器的输入输出特性
      • 4.3.4 3.3.4其他类型的TTL门电路
    • 4.4 章节测验
  • 5 第四章 组合逻辑电路
    • 5.1 4.1 组合逻辑电路的特点
    • 5.2 4.2 组合逻辑电路的分析方法
    • 5.3 4.3 组合逻辑电路的设计方法
      • 5.3.1 4.3.1组合逻辑电路的设计例
    • 5.4 4.4 若干常用的组合逻辑电路模块
      • 5.4.1 4.4.1 编码器
        • 5.4.1.1 4.4.1-1 普通编码器
        • 5.4.1.2 4.4.1-2 优先编码器
        • 5.4.1.3 4.4.1-3 优先编码器的扩展
        • 5.4.1.4 4.4.1-4 二-十进制优先编码器
      • 5.4.2 4.4.2 译码器
        • 5.4.2.1 4.4.2-1 二进制译码器的扩展
        • 5.4.2.2 4.4.2-2 二-十进制译码器
        • 5.4.2.3 4.4.2-3 显示译码器
        • 5.4.2.4 4.4.2-4 显示译码器附加控制端的作用
        • 5.4.2.5 4.4.2-5 用译码器设计组合逻辑电路
      • 5.4.3 4.4.3  数据选择器
        • 5.4.3.1 4.4.3-1 用数据选择器设计组合逻辑电路
      • 5.4.4 4.4.4 加法器
        • 5.4.4.1 4.4.4-1 多位加法器
        • 5.4.4.2 4.4.4-2 用加法器设计组合逻辑电路
      • 5.4.5 4.4.5 数值比较器
    • 5.5 4.5 组合逻辑电路中的竞争-冒险现象
      • 5.5.1 4.5.1 消除竞争-冒险现象的方法
    • 5.6 章节测验
  • 6 第五章 触发器
    • 6.1 5.1 概述
    • 6.2 5.2 基本SR锁存器
    • 6.3 5.3 电平触发器的触发器
      • 6.3.1 5.3.1 电平触发的触发器1
      • 6.3.2 5.3.2 电平触发的触发器2
    • 6.4 5.4 脉冲触发的触发器
      • 6.4.1 5.4.1-1 脉冲SR触发器
      • 6.4.2 5.4.1-2 脉冲JK触发器
      • 6.4.3 5.4.2 脉冲触发方式的特点及举例
    • 6.5 5.5 边沿触发的触发器
    • 6.6 5.6 触发器的逻辑功能及其描述方法
      • 6.6.1 5.6.1 触发器的逻辑功能及其描述方法1
      • 6.6.2 5.6.2 触发器的逻辑功能及其描述方法2
    • 6.7 章节测验
  • 7 第六章 时序逻辑电路
    • 7.1 6.1 概述
    • 7.2 6.2 时序逻辑电路的分析方法
    • 7.3 6.3 若干常用的时序逻辑电路
      • 7.3.1 6.3.1寄存器和移位寄存器
      • 7.3.2 6.3.2 计数器
        • 7.3.2.1 6.3.2-1 同步计数器
        • 7.3.2.2 6.3.2-2异步计数器
        • 7.3.2.3 6.3.2-3任意进制计数器的构成方法
    • 7.4 6.4 时序逻辑电路的设计方法
    • 7.5 章节测验
  • 8 第七章 脉冲波形的产生和整形
    • 8.1 7.1  脉冲波形的产生和整形概述
    • 8.2 7.2  施密特触发器
    • 8.3 7.3  施密特触发器的特点及其应用
    • 8.4 7.4  555定时器及其应用
    • 8.5 7.5  555定时器接成施密特触发器
    • 8.6 本章测试
  • 9 第八章 数-模和模-数转换
    • 9.1 8.1 数模和模数转换概述
    • 9.2 8.2 D/A转换器
      • 9.2.1 8.2.1 权电阻网络DA转换器
      • 9.2.2 8.2.2 倒T型电阻网络DA转换器
    • 9.3 8.3 A/D转换器
      • 9.3.1 8.3.1 AD转换的基本原理
      • 9.3.2 8.3.2 采样保持电路
      • 9.3.3 8.3.3 并联比较型ADC
    • 9.4 章节测验
4.4 若干常用的组合逻辑电路模块
暂无内容