15.1从74系列芯片搭接数字钟学习QUARTUSII软件
上一节
下一节
15.1从74系列芯片搭接数字钟学习QUARTUSII软件
把文件夹中的“通信工程工程训练”用“只读”方式打开并放映,遇到“请看动画”时点击打开
动画,学习软件设计的操作步骤、仿真方法、调试方法、引脚分配方法、硬件下载方法。
特别提醒:使用本节设计方法设计的数字钟,尽管仿真结果符合数字钟的计数要求,但是下载FPGA后,出现数字钟不能正常计数和进位的结果。
说明:基于74系列芯片设计数字钟甚至万年历电路,只能在74系列芯片上正常运行,把设计方法移植到FPGA上,出现了FPGA的硬件时序不满足74系列芯片模型要求的问题,仿真仅验证逻辑正确性,而FPGA物理实现中存在的时序问题会导致电路功能错误。
因此:设计数字钟,有必要学习硬件描述语言,用VHDL设计描述电路。

